產品清單:
1、DM642開發板核心板(6層板,60mm x 100mm) x1
2、DM642開發板應用板(4層板, 220mm x 110mm) x1
3、5V電源 一個
4、BNC視頻輸入線 一根
5、串口線 一根
6、音頻線 一根
7、視頻輸出線 一根
8、光盤 x2張(1、含CCS,說明書,原理圖、各種資料和基本例程。2、標準視頻分析例程)
9、合格證 x1
10、保修卡 x1
選配件:
攝像機 160元 /Dsp/acc34845c6be3a12.html
7寸液晶屏 350元 /others/310e77f13a6d184d.html
系統簡介:
DM642-C是本公司的DM642開發板系列之一,和老的開發板比較,新板由兩部分組成:核心板和應用板。功能和靈活性都有較大提高,同時保持了一貫的穩定性,核心板上主要有DM642,SDRAM,FLASH,CPLD等核心芯片,應用板則包含各種外圍IO接口電路,比如視頻,音頻,RS232,RS485,網絡接口,電源等電路。因此,客戶可以針對自己的產品,簡單的修改應用板,就可以適應各種外殼的產品,比如視頻服務器和網絡攝像機等。
操作系統:Windows 2000或者Windows XP
開發軟件:CCS2.20.18或以上版本
電路板尺寸:核心板100mmx60mm,采用6層板工藝,應用板130mmx130mm,采用2層板工藝,全部布線通過信號完整性分析,運行,穩定可靠。
開發板主要特性:
DSP處理器: TMS320DM642,600M主頻,4.8億條指令每秒
DSP外部總線時鐘:100M
SDRAM: 4根4Mx16bits, 64位總線寬度
FLASH: 1片NOR FLASH4M×8bits
DSP引導方式: FLASH引導
電源輸入: +5V輸入
視頻輸入: 4路復合視頻輸入,最大輸入范圍0-1Vpp,
NTSC:720x525 30幀/秒;
PAL: 720x625 25幀/秒
視頻輸出: 1路復合視頻輸出,最大輸出范圍 Y: 0-1Vpp,
C: 0-0.89Vpp
音頻輸入: 4路輸入,8KHz - 96KHz, 16/20/24采樣
音頻輸出: 1路輸出,8KHz - 96KHz, 16/20/24采樣
數字輸入: 4路數字開關量信號輸入
數字輸出: 4路數字開關量信號輸出
LED燈: 8個用戶自定義LED燈,2個電源指示燈
網絡接口: 1個10M/100M自適應網絡接口
DSP調試接口: JTAG接口,符合IEEE1149標準
CPLD調式接口:JTAG接口
UART: 1個RS232接口,1個RS485接口
1個EEPROM
1個WATCH DOG
工作溫度: 0 - 70度
功率消耗: 小于5W
實驗列表:
本版卡和其他開發板的主要區別是除了硬件上提供視頻輸出外,
實驗方面還提供H264算法源碼實驗(未優化)。
◇ 視頻采集、H264編碼和網絡傳輸實驗,其中H264編碼和PC端
解碼都提供源碼(算法未優化)
◇ 視頻通道1采集、H264編碼和網絡傳輸演示實驗,其中H264編解碼
和網絡傳輸不提供源碼(算法優化過)
◇ 視頻通道2采集、H264編碼和網絡傳輸演示實驗,其中H264編解碼
和網絡傳輸不提供源碼(算法優化過)
◇ 視頻通道1采集實驗
◇ 視頻通道2采集實驗
◇ 視頻通道2采集,通道1回放實驗
◇ 視頻通道3采集,通道1回放實驗
◇ 視頻通道4采集,通道1回放實驗
◇ 音頻通道1采集和輸出實驗
◇ 串口通訊實驗
◇ 網絡通訊實驗
◇ FLASH的引導程序(Boot Loader)
◇ FLASH燒寫實驗
◇ 發光二極管的顯示實驗
◇ 內存SDRAM測試實驗
◇ CPLD的LED控制邏輯的硬件實現
◇ CPLD的控制描述Verilog HDL語言例程,其包括整個開發板完整的控制邏輯實現
◇ 視頻JPEG編解碼實驗
◇ 視頻MPEG2編解碼實驗
◇ 視頻H.263編解碼實驗
◇ 視頻JPEG編解碼網絡傳輸實驗
另有很多其他圖像處理例程,包括:
圖像反色實驗
圖像的灰度顯示實驗
圖像的閾值分割實驗
灰度圖的線形變換實驗
灰度窗口實驗
灰度拉升實驗
直方圖實驗
灰度均衡實驗
圖像平移實驗
圖像的垂直鏡象變換實驗
圖像的水平鏡象變化實驗
圖像縮放實驗
圖像旋轉實驗
圖像平滑實驗
圖像中值濾波實驗
圖像銳化實驗
圖像邊緣檢測實驗